**1. Задание на РАСЧЕТНО ГРАФИЧЕСКУЮ РАБОТУ**

“Компьютерная электроника "

**1.1. Общие положения**

1. Разработать функциональную схему и произвести электрический расчет ее элементов (аналоговых элементов, цифровых элементов и условий каскадирования) в соответствии с нижеприведенным заданием.
2. Разработанное устройство должно быть ориентировано на исполнение в виде гибридной интегральной схемы.
3. Провести полное контрольное макетирование фрагментов схемы и устройства в целом с использованием комплекса программ "MicroCаp" (в случае необходимости конкретные объекты моделирования уточняются преподавателем)
4. Оформить результаты работы в виде технической документации на эскизный проект, включающий техническое задание, пояснительную записку, функциональную схему, принципиальную схему ИС, чертеж корпуса ИС, необходимые ведомости в соответствии с ГОСТ.

**1.2. Варианты задания (**Вариант задания определен выражением **MOD3(L)+1 )**

1. Разработать синхронный аналоговый мультиплексор двух сигналов **А** и **В**, управляемый логической схемой, реализующей функцию **С.** Тактовая частота **G** [Гц].
2. Разработать двухчастотный генератор прямоугольных импульсов, управляемый логической схемой, реализующей функцию **С.** Частоты **G** [Гц] и k\* **G** [Гц]. Амплитуда выходного сигнала **L+5** [В]
3. Разработать генератор прямоугольных импульсов с длительностью, управляемой логической схемой, реализующей функцию **С.** Частота **G/5** [Гц]. Длительность импульсов соответственно 10 и 30 % периода колебаний. Амплитуда выходного сигнала **L+3** [В].

**Примечание**:

1) При "нулевых" логических значениях сигналов на выходах схемы **С** на выходе всей схемы должно быть напряжение равное 0 [В] (с учетом допустимой погрешности реализации).

2) Длительность фронта|спада импульса не более 0.05 периода колебаний.

**1.2.1 Функция проектируемого устройства:**

**1.2.2.Технические требования к проектируемому устройству:**

1. Входное сопротивление **D** [Ом]
2. Сопротивление нагрузки **Е** [Ом]
3. Диапазон представления входных сигналов **F** [В]
4. Представление входных цифровых сигналов:
5. уровень "1" - **R**[В]
6. уровень "0" - **S** [В]
7. Элементный базис логической части **T**
8. Общая точность реализации операции не более 0.5%
9. Общая мощность, потребляемая логической частью схемы (без преобразователей уровня) **- P [**мВт**]**

**1.2.3 Определение значений параметров проектируемого устройства**

Предварительные замечания:

1.. Обозначение **Ni** соответствует цифровому эквиваленту **i**-той буквы фамилии студента. Например, в фамилии ЗАВАДСКИЙ **N3=3**

2. Обозначение **L** соответствует порядковому номеру студента в журнале группы

3. Оператор **MODi** обозначает определение значения по модулю **i.** Например, **MOD5(16) = 1**

**A = MOD5(N2)+1**.

1 - постоянное напряжение

2 - синусоидальное напряжение частотой **A\*B\*100** [Гц]

3 - прямоугольные колебания (меандр) с частотой **A\*B\*200** [Гц]

4 - треугольные колебания с частотой **A\*B\*300** [Гц]

5 - пилообразные колебания с частотой **A\*B\*50** [Гц]

**B = MOD4(N2)+1**.

1 - синусоидальное напряжение частотой **A\*B\*100** [Гц]

2 - треугольные колебания с частотой **A\*B\*300** [Гц

3 - прямоугольные колебания (меандр) с частотой **A\*B\*200** [Гц]

4 - постоянное напряжение]

**C -** две переключательные функции (по одной на каждый коммутатор), заданные таблицей

|  |  |  |  |  |
| --- | --- | --- | --- | --- |
| X1 | X2 | X3 | Y1 | Y2 |
| 0 | 0 | 0 | H5 | 1 |
| 0 | 0 | 1 | H6 | H4 |
| 0 | 1 | 0 | 0 | H5 |
| 0 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | H2 | 1 |
| 1 | 0 | 1 | 0 | H2 |
| 1 | 1 | 0 | 0 | 0 |
| 1 | 1 | 1 | H1 | 1 |

Значения Нi  определяются как значение i-того разряда шестиразрядного двоичного кода, соответствующего **N1**.

**Переключательная функция должна быть реализована в заданном элементном базисе.**

Например, При заданном элементном базисе TTL - логический элемент реализует (без раширителя по ИЛИ) функцию И-НЕ, а в элементном базисе ECL - функции ИЛИ, ИЛИ-НЕ.

**D = N2**\***1000**

**E = (MOD10(N3)+1)\*10**.

**F = MOD9(N3)+1**

**G = N1\*105**

**k= N1**

**L= (MOD10(N3)+1)\*1 [**В]

**P= (MOD3(N1)+1)\*10\*U**

**R = R1 R2 (R1-**знак напряжения, **R2 -** величина напряжения**)**

**R1 – (MOD2(N1)+1) (**1- "+", 2 - "-"**)**

**R2** – (**MOD5(N2)+1)**

**S = S1 S2 (S1-**знак напряжения, **S2 -** величина напряжения**)**

**S1 - MOD2(N2)+1 (**1- "+", 2 - "-"**)**

**S2** - **MOD5(N1)+1**

**U = MOD4(N1)+1**

Типы элементных базисов:

- ТТЛ - 3;

- ЭСЛ -4;

- МДП -2;

- КМДП -1.

**1.3. Примерный порядок выполнения расчетно графической работы**

**1.3.1** Подготовка технического задания.

Исходя из индивидуального варианта задания и учитывая требования к изготовлению разработанного узла в виде гибридной интегральной схемы, подготовить к утверждению техническое задание на эскизный проект устройства работающего в нормальных условиях.

***В техническом задании должны быть подробно показано получение конкретных значений параметров проектируемого устройства, исходя из условных данных варианта***.

**1.3.2 Разработка предварительной функциональной схемы устройства.**

1.Без учета требований элементной базы, схемного интерфейса и условий каскадирования, соcтавить преварительную функциональную схему устройства в укрупненных блоках. Пример такой схемы для первого варианта приведен на рисунке 1.

**Примечание.** В зависимости от конкретных значений заданных характеристик, схема может быть изменена

2. Выполнить синтез комбинационной схемы логической части схемы.

3. Исходя из требований ТЗ, подобрать необходимые схемные элементы.

4. Реализовать на основе выбранных схемных элементов функциональные узлы, проектируемого устройства.

Исходя из необходимого быстродействия логической части схемы и заданной потребляемой мощности, определить среднее значение задержки и потребляемой мощности на один логический элемент.

Провести соответствующие предварительные расчеты.

Выбор напряжений питания осуществляется самостоятельно.

5. Выполнить расчет логических элементов, исходя из требований быстродействия (реализация необходимой тактовой частоты). **Рассчитаны должны быть все разновидности использованных логических элементов**.

6. Оценить возможность каскадирования рассчитанных функциональных узлов, исходя из требований точности. Оценить возможность работы разработанной схемы на заданную нагрузку.

7. Провести коррекцию схем функциональных узлов и соответствующие расчеты.

![](data:image/png;base64,iVBORw0KGgoAAAANSUhEUgAAAbMAAAGjAQMAAACc9WlfAAAABGdBTUEAALGIlZj0pgAAAAZQTFRFAAAA////pdmf3QAAAAlwSFlzAAASdAAAEnQB3mYfeAAABt9JREFUeJzt289v01YcAPCgbuuhgu22CZhy5LKBkDYmDUS0P4DjKiEWxoQYGxWd0q0No6uC1oldRrlM2qGRdhtSuwZtJUWL17pQqT0gjUM1GIkSB1WiLU7sAgOHOvHb8+/Ycer3vkDXgN8hMSiffr9+7/m9+JskhEBNCb1ATgnpDR9W9KM25Dqu6sebnM5+kvVDGbmOa/pxrVVcEehQ4IhditrNIBY/DVE7TnPuPFdFX9e35Z38QB+FW0ngMMpMb3o+OvCpO8+Puq8u7b7q6SQWVZGSH7v0+gebO93u0K/Zv4Sst0vNbVVdWor2ak6oc8N3s6lidptnnu8yh7HL4zx796ivLdc5Bjsxy3vGY1Q3U8D9slnrF362p2dpt+F+yXYLhhMTHg5xrGSMw2Kmp0cQ9P78pjsj3Mts83TpTAED1nJ8ZmT08Mo2K1lzHMSj3+WHj9rn1z27xTE/y6oTGudLMToePZGvG3dFbHBTpUYnfnK569bt5k6Yzeam7nu46OWuu/m1ryPWY16LB8fjJ265XW77yaGI5RKGS851lmLfGuNw7JI0fMztbvCjfWzDdZtkOvmUcE0fACRJjdft9Y7Fs41uhOnsuCiMmk5sdDd43oo3uDVhO952+pPLXRs9ZjphmdW3orYRLc/PtI3I5c5o21Mi99bJH8OKvmkJvNafEpIn5kKlmOA5r+1xqHFmPMvpL/dZz2y3TOWscRf1fpGo110ZPX3nv/95O//9NnCBs52wzg6a5yOgu7PO8VrFtcr8fLGc1/2f5H//52qs9ih5/n/gAvc/uml18ka83XSouePsw5Z1Wgtc4FrSTesbT5jWceYBgbP3P0pnPW041+Q+ztc1uW8M3FN0KWpn1T8pnVX/pHVm/ZM2T7P+yaGCuKZzzk+r/okdRxHPqn9i9+fxHTsHw4TOrH9i139hx05B9HXtCM3Z9U/smJGRtPiqr+tHiLHrn9jlsBOWfd3pUky265+6Y4Trvq7tUFqun5+F0skxRtzlnyeTltzzWiYYB+xEt5NI3KExDnIdvVI6MmjXP2nmp4Ds+qfqKrsvEDuz/qk6RRgmvt7N+qfuGHJn1D8tNx1qJ3F6/dORZ5NmuKJ546fWMfWNVrl3wd8Z8ZBR/9THgaVxdeMOdShwgQvcs3T+7yM3Rp6Be06ddf9H4uru45BV6/R3dgtc4J61M0rpds2d0DnCKIGzXRtCMxDXb9aSKd3pZOxs8suhfUfmOqaoXFcq0zXWl2OYrv1UbmlnprS3b9/ewRN08Xghw0/ieCylU/N8uy+3l/mcziVjs8nxoX3MLE/lFLv/qcYB6upaCziFBboIzOmYzmWSsfw5DuC6JvK9P9O7G/xvV17+GOIm8gMAJ+A8v+IAzq9fik2c+Q/KeAWgs1rgrAbdp9XGNQRudMYfTtA6AwQucIF7AncE6L6AunP/zP/wxjydW8Cu9+aBePwAfbyXXot+H4/Su4Gb+TjE4TyPQ/LE/fLTKcp+0ccdv4xbT6e25905PmjwdY/sePUfbPi6h0D3YJ3jQR20X1DgAvfcuzNmUZfSsWa0wAWu1Z15/0frzBa4F9cNAh0DddvfL8UALlP+nU9RupVQKJIpjyztWpjWP/Yj/3wFxxvtEPVolG5Yy5PW9b/JaP1C6/QnYlcxCkW0TvvJR52TOJiTWVrH626S1i1orvY1fZ63sVMeErpKWHNTN6PavaBSI3Q1Pd7UxEE0c3YPuVMSuuv9EOXTf5M79cxUl1bdPIeIXME+v/EDWjwyV7b6U+0XzSFCZ8TD2aKFvj2E7oEoy8gxzwjddZgrX5QrEYgTZfWl1K4guq8jModEucrC3CokT7BDYFeNwJz6AHGg+QJxRcf68qTxZBHmahxBnkXjp33WL6MInRqvGnbE0z6iJHGrrLNfEqSOW19XizjdKRJXaJyfUoLAlT3mNaGrRYoJavdA7Zf3HPEUROIWsPvD4Xz3FS3PPL4e9jucTORq+GXO81tJELhCjX6d0MZdxuvSfYCTZJnjneNA5ESgu+JyxnfkNvk5dd1daTy/tVpxjXWXwDXMTwKnrkurnFy/LhHHk7ED5cnCnHt+kjrX+kns3OsnkZtUr/d/6V1OdR7zk8DVIgC3eB7Wn4tx7/cTvnmq1y3E4fefHOA6mpTwPBMB80WSK+0QF8f9CXHn5RJwneA52LzmIf2pOcj5IXklQu/090uPQOtSNVIMQ/IEzU/NLQLdY5CrRpQIxCH0mAPFY2Hn53m/sgEdaD17gn0aGs+Yn9bnOZSOvFn7NMxV2mFOfYC4YhjmRGC8VnHQfkHAeIFraVdp+IIkmaNvgdsYrsn3aZ9ZvOUW6Zdyi/Qn2P0HJH3AghRlhnMAAAAASUVORK5CYII=)

***Рис. 1.1.***  Пример функциональной схемы проектируемого устройства.

**1.3.3. Моделирование проекта схемы.**

1. Провести экспериментальную проверку разработанных функциональных узлов и схему устройства в целом на моделирующем комплексе в компьютерном классе. Рассчитанные логические элементы представить в виде макросов.
2. Исходя из результатов эксперимента, провести коррекцию схем функциональных узлов и, если это необходимо, всего устройства в целом.
3. Оценить экспериментально точность реализации заданной функции с учетом внутренних сопротивлений источников входных сигналов и нагрузки равных 10% величины заданных входных сопротивлений и 200% величины входного сопротивления.
4. Вывести на печать необходимые иллюстративные результаты моделирования, подтверждающие работоспособность устройства. Результаты моделирования поместить в приложении к пояснительной записке.

***Без достоверного моделирования всей схемы, подтвержденного достаточным количеством распечаток, работа не рассматривается.***